Asynchronous logic diagrams: Methods and software tools for designing in a reconfigurable environment (Q3056330)

From EU Knowledge Graph
Revision as of 18:01, 28 November 2021 by DG Regio (talk | contribs) (‎Changed label, description and/or aliases in nl: translated_label)
Jump to navigation Jump to search
Project Q3056330 in Latvia
Language Label Description Also known as
English
Asynchronous logic diagrams: Methods and software tools for designing in a reconfigurable environment
Project Q3056330 in Latvia

    Statements

    0 references
    0 references
    244,708.1 Euro
    0 references
    287,891.9 Euro
    0 references
    85.0 percent
    0 references
    1 March 2017
    0 references
    29 February 2020
    0 references
    VENTSPILS AUGSTSKOLA
    0 references
    0 references

    57°23'5.32"N, 21°32'46.10"E
    0 references
    1.1.1. Projekta kopsavilkuma īss apraksts.Projekta mērķis ir attīstīt teoriju un novērtēt metodoloģiju, posmsecīgu procedūru un rīkus asinhrono shēmu projektēšanai pārkonfigurējamā vidē.Asinhronās iekārtas piesaista arvien lielāku interesi, jo asinhronas shēmas ir ļoti stabilas. Tas nozīmē, ka projektēšana spēj pielāgoties pie ražošanas procesa dažādiem parametriem, loģisko elementu un vadu aizturēm, temperatūras izmaiņām, troksnim utt. Tiek garantēta pareiza uzvedība, bet ātrdarbība mainās adaptīvi. Asinhronās shēmas ātrums ir lielāks par sinhrono shēmu. Tās pārslēgšanas darbība un enerģijas patēriņš ir zemāks.Mūsdienu projektēšanas bāze ir pārkonfigurējama vide, kura sastāv no programmējamiem moduļiem (pārlūktabulām) un programmējamiem starp moduļu vadiem. Katrs modulis var realizēt jebkuru funkciju ar dotajiem ievadu skaitiem. Projektēšanas metodoloģija ir balstīta uz sākotnējā apraksta pakāpenisku transformāciju uz apakš funkciju tīklu, kuru var realizēt pārlūktabulām balstīta pārkonfigurējamajā vidē.Projekta darbības ietveros tiks piedāvāts implementācijas modelis, kas atbilst pārkonfigurējamas vides arhitektūrai, metodes un rīki:•Dekompozīcijai•Funkciju minimizēšanai•Signalizācijai•Izvietošanai un maršrutēšanaiun projektēšanas procedūras efektivitātes novērtēšana.Projekta ilgums - 3 gadi (2017.g.03.01.-2020.g.02.29.)Izmaksas no ERAF līdzekļiem - 244 708.10 Eiro Sagaidāmie rezultāti: metodes, rīki, posmsecīga procedūra, piedalīšanās konferencēs un publikācijas.Atslēgvārdi: shēmu datorprojektēšana, asinhronā shēma, posmsecīga procedūra, rīki1.1.2. Projekta kopsavilkuma pilns apraksts.Projekts sniedz ieguldījumu Latvijas viedās specializācijas stratēģijas mērķu sasniegšanā, zinātnes un tehnoloģiju cilvēkkapitāla attīstībā un jaunu zināšanu radīšanā tautsaimniecības konkurētspējas uzlabošanai informācijas un komunikācijas tehnoloģijas jomā.Projekta ietvaros tiks veikti fundamentālie pētījumi bez sadarbības partneriem.Projekts nav saistīts ar saimniecisko darbību.Projekts atbilst FOS nozarei 2.2.(elektriskās inženierzinībās, elektroniskās inženierzinībās, informācijas inženierzinībās).Projektā tiks izskatītas elektroniskās loģiskās shēmas, kuras uzvedība var būt aprakstīta ar binārām (Buļa) funkcijām. Asinhronās shēmās ir ātrdarbīgākas nekā sinhronās (nav jāgaida sinhronā signāla izmaiņa). Bez tām, asinhronās shēmas pārslēgšanas aktivitāte ir zemāka, jo shēmas darbojas bez sinhrosignāla. Ka rezultāts, trūkuma jauda samazinājās.Projekta mērķis ir metožu un programmatūru izstrādāšana asinhrono shēmu projektēšanai pārkonfigurējamajā vidē, kura sastāv no programmējamiem moduļiem (pārlūktabulām) un programmējamiem starpmoduļu vadiem. Katrs modulis var realizēt jebkuru funkciju ar dotajiem ievadu skaitiem.Publikācijās vairumā, pieeja pie projektēšanas balstās uz specifisko pārkonfigurējamo arhitektūru izstrādāšanu. Tas savilks potenciālo lietotāju loku. Projektā piedāvāta projektēšanas metodoloģija, kura balstās uz esošiem komerciāliem moduļiem piemērām, XILINX, ALTERA un citi kas dos Latvijai zināmo prioritāti šajā zinātniskajā virzienā.Mūsdienu shēmu projektēšanas metodoloģija (kura tika pieņemta arī projektā) balstās uz iteratīvo posmsecīgu shēmu aprakstu transformāciju sakot no shēmas sākumā (augstlīmeņa) apraksta un beidzot ar elektronisko moduļu savienojumu aprakstu pārkonfigurējamajā vidē. Metodoloģija jānodrošina optimālā projektēšana pēc uzdotiem kritērijiem (sacensību neesība, ātrdarbība, sarežģītība un citi).Darbības iekļauj 1.Modeļa izstrādāšanu2.Metožu un programmatūras izstrādāšanu:•Shēmu dekompozīcijai•Minimizācijai•Signalizācijai•Kartēšanai un maršrutēšanai pārkonfigurējamajā vidē3. Projektēšanas efektivitātes vērtēšanu. Projekta īstenošanas ilgums – 36 mēnešiIzmaksas no ERAF līdzekļiem-244 708.10 Eiro .Darbību īstenošanas uzsākšanas datums – 2017.g. 03.01. (Latvian)
    0 references
    1.1.1. Short description of the project summary The aim of the project is to develop theory and evaluate methodology, phase procedures and tools for designing asynchronous circuits in a reconfigurable environment. Asynchronous equipment attracts increasing interest, because asynchronous circuits are very stable. This means that design can adapt to different parameters of the production process, delays in logic elements and wires, temperature changes, noise, etc. Proper behaviour is guaranteed, but speed changes adaptively. The speed of the Asynchronous circuit is greater than the synchronous circuit. Its switching performance and energy consumption is lower.The modern design base is a reconfigurable environment consisting of programmable modules (browsers) and programmable between modular wires. Each module can perform any function with given input scouts. The design methodology is based on the initial description’s gradual transformation into a sub-function network, which can be realised in a reconfigurable environment based on browsers.In the project operational components a model of implementation corresponding to the reconfigurable environmental architecture, methods and tools will be offered:•Decomposition•minimisation of the activities•signalisation•allocation and routing and evaluation of the design procedure efficiency.Project Duration – 3 years (EUR 2017) Methods, tools, sequential procedure, participation in conferences and publications. Schema computer design, asynchronous scheme, step-by-step procedure, tools1.1.2. The project contributes to the achievement of the goals of the smart specialisation strategy of Latvia, development of human capital of science and technologies and creation of new knowledge for improving the competitiveness of the economy in the field of information and communication technology.The project will be carried out in the framework of the project without cooperation partners.The project is not related to economic activity.The project complies with FOS sector 2.2. (electric engineering, electronic engineering, information engineering). Asynchronous circuits are faster than synchronous (not waiting to change the synchronous signal). In addition, asynchronous circuit switching activity is lower because the circuits work without a synchronous signal. The aim of the project is to develop methods and software for designing asynchronous circuits in a reconfigurable environment consisting of programmable modules (brows) and programmable intermodal wires. Each module can perform any function with given input scouts.In bulk, the approach to design is based on the development of specific reconfigurable architectures. It will tighten the range of potential users. The project proposes a design methodology based on existing commercial modules such as XILINX, Altera and others, which will give Latvia the priority in this scientific direction.The modern scheme design methodology (which was also adopted in the project) is based on the transformation of the iterative phase descriptions of schemes from the description of the scheme at the beginning (high level) and ending with the description of electronic modular connections in the reconfigurable environment. The methodology should ensure optimal design according to the required criteria (lack of competition, speed, complexity and so on).Operations include the development of a module2.Development of methods and software:•Decomposition of schemes•Minimisation•allocation•alignment•for mapping and routing in the reconfigurable environment3. Assessment of the design efficiency. Project implementation duration – 36 monthsCosts from ERDF funds-EUR 244 708.10 Date of start of operations – 03.01 2017. (English)
    15 July 2021
    0 references
    1.1.1. Brève description du résumé du projet.L’objectif du projet est de développer la théorie et d’évaluer la méthodologie, la procédure étape par étape et les outils de conception de circuits asynchrones dans un environnement reconfigurable.Les équipements asynchrones attirent de plus en plus d’intérêt, car les circuits asynchrones sont très stables. Cela signifie que la conception est capable de s’adapter aux différents paramètres du processus de production, la rétention d’éléments logiques et de câblage, les changements de température, le bruit, etc. Le bon comportement est garanti, mais la vitesse change adaptativement. La vitesse du circuit asynchrone est supérieure au circuit synchrone. Son fonctionnement de commutation et sa consommation d’énergie sont plus faibles. La base de conception moderne est un environnement reconfigurable composé de modules programmables (navigateurs) et programmables entre fils modulaires. Chaque module peut réaliser n’importe quelle fonction avec les numéros d’entrée donnés. La méthodologie de conception est basée sur la transformation progressive de la description initiale en un réseau de sous-fonctions, qui peut être réalisée dans l’environnement reconfigurable basé sur le navigateur.Les activités du projet proposeront un modèle de mise en œuvre qui correspond à l’architecture de l’environnement, des méthodes et des outils reconfigurables:•Décomposition•minimisation des fonctions•signalisation•Pour le déploiement et l’acheminement et l’évaluation de l’efficacité de la procédure de conception.Durée du projet — 3 ans (03.01.-202002.29)Coûts des fonds FEDER — 244 708,10 EUR Résultats escomptés: méthodes, outils, procédure étape par étape, participation à des conférences et à des publications. conception informatique des circuits, schéma asynchrone, procédure étape par étape, outils1.1.2. Description complète du projet.Le projet contribue à la réalisation des objectifs de la stratégie de spécialisation intelligente de la Lettonie, le développement du capital humain de la science et de la technologie et la création de nouvelles connaissances pour l’amélioration de la compétitivité de l’économie dans le domaine des technologies de l’information et de la communication. Le projet sera réalisé en recherche fondamentale sans partenaires de coopération. Le projet n’est pas lié à l’activité économique. Le projet est conforme au secteur 2.2 (ingénierie électrique, électronique, informatique). Le projet examinera les schémas logiques électroniques, dont le comportement peut être décrit avec des fonctions binaires (Bull). Les circuits asynchrones sont plus rapides que synchrones (pas besoin d’attendre des changements de signal synchrone). Sans eux, l’activité de commutation du schéma asynchrone est plus faible, puisque les circuits fonctionnent sans signalisation synchrone. Le projet vise à développer des méthodes et des logiciels pour la conception de circuits asynchrones dans un environnement reconfigurable composé de modules programmables (navigateurs) et de fils intermodules programmables. Chaque module peut réaliser n’importe quelle fonction avec les numéros d’entrée donnés. Dans la majorité des publications, l’approche de conception est basée sur le développement d’architectures reconfigurables spécifiques. Cela resserrera le cercle des utilisateurs potentiels. Le projet propose une méthodologie de conception basée sur des modules commerciaux existants tels que Xilinx, Altera et d’autres, ce qui donnera à la Lettonie la priorité connue dans cette direction scientifique. La méthodologie de conception des circuits modernes (qui a également été acceptée dans le projet) repose sur la transformation de circuits itératifs étape par étape à partir de la description du schéma au début (niveau élevé) et se terminant par la description des connexions des modules électroniques dans l’environnement reconfigurable. La méthodologie doit garantir une conception optimale selon les critères (pas de compétition, de performance, de complexité, etc.).Les opérations comprennent le développement du module 1.2.Méthodes et développement logiciel:•Décomposition des schémas•minimisation•signalling•pour cartographie et routage dans l’environnement reconfigurable3. Évaluation de l’efficacité de la conception. Durée de la mise en œuvre du projet — 36 moisCoûts provenant des fonds du FEDER — 244708.10.EUR La date de début de la mise en œuvre des actions — 03.01.2017. (French)
    25 November 2021
    0 references
    1.1.1. Kurze Beschreibung der Projektzusammenfassung.Das Ziel des Projekts ist es, Theorie zu entwickeln und die Methodik, Schritt-für-Schritt-Verfahren und Werkzeuge für die Gestaltung von asynchronen Schaltungen in einer rekonfigurierbaren Umgebung zu bewerten.Asynchrone Ausrüstung zieht wachsendes Interesse an, da asynchrone Schaltungen sehr stabil sind. Dies bedeutet, dass das Design in der Lage ist, sich an verschiedene Parameter des Produktionsprozesses, die Aufbewahrung von logischen Elementen und Verdrahtung, Temperaturänderungen, Lärm usw. anzupassen. Das richtige Verhalten ist garantiert, aber die Geschwindigkeit ändert sich anpassungsfähig. Die Geschwindigkeit der asynchronen Schaltung ist größer als die Synchronschaltung. Die moderne Designbasis ist eine rekonfigurierbare Umgebung, bestehend aus programmierbaren Modulen (Browsern) und programmierbar zwischen modularen Drähten. Jedes Modul kann jede Funktion mit den angegebenen Eingangsnummern realisieren. Die Designmethodik basiert auf der schrittweisen Transformation der ursprünglichen Beschreibung in ein Netzwerk von Unterfunktionen, die in der browserbasierten rekonfigurierbaren Umgebung realisiert werden können.Die Projektaktivitäten werden ein Implementierungsmodell bieten, das der Architektur der rekonfigurierbaren Umgebung, Methoden und Tools entspricht:•Dekomposition•Funktionsminimierung•Signalisierung•Für die Bereitstellung und Routing und Bewertung der Wirksamkeit des Entwurfsverfahrens.Projektlaufzeit – 3 Jahre (03.01.-202002.29)Kosten aus EFRE-Mitteln – 244 708,10 EUR Erwartete Ergebnisse: Methoden, Instrumente, schrittweise Verfahren, Teilnahme an Konferenzen und Veröffentlichungen. Computerdesign von Schaltkreisen, asynchrones Schema, Schritt-für-Schritt-Verfahren, Werkzeuge1.1.2. Vollständige Beschreibung des Projekts.Das Projekt trägt zur Verwirklichung der Ziele der Strategie für intelligente Spezialisierung Lettlands, der Entwicklung des Humankapitals von Wissenschaft und Technologie und der Schaffung neuer Kenntnisse zur Verbesserung der Wettbewerbsfähigkeit der Wirtschaft im Bereich der Informations- und Kommunikationstechnologie bei. Das Projekt wird ohne Kooperationspartner Grundlagenforschung durchführen. Das Projekt ist nicht mit der Wirtschaftstätigkeit verbunden. Das Projekt entspricht dem FOS-Sektor 2.2 (Elektrotechnik, Elektronik, Informationstechnik). Das Projekt wird elektronische logische Systeme untersuchen, deren Verhalten mit binären (Bull-)Funktionen beschrieben werden kann. Asynchrone Schaltungen sind schneller als synchron (keine Notwendigkeit, auf synchrone Signaländerungen zu warten). Ohne sie ist die Schaltaktivität des asynchronen Schemas geringer, da die Schaltungen ohne Synchrosignal funktionieren. Das Ergebnis verringerte sich der Leistungsmangel.Das Projekt zielt darauf ab, Methoden und Software für die Entwicklung asynchroner Schaltungen in einer rekonfigurierbaren Umgebung zu entwickeln, die aus programmierbaren Modulen (Browsern) und programmierbaren Intermoduldrähten besteht. Jedes Modul kann jede Funktion mit den angegebenen Eingabenummern realisieren. In den meisten Publikationen basiert der Ansatz zum Design auf der Entwicklung spezifischer rekonfigurierbarer Architekturen. Dies wird den Kreis potenzieller Nutzer verschärfen. Das Projekt bietet eine Designmethodik, die auf bestehenden kommerziellen Modulen wie Xilinx, Altera und anderen basiert, die Lettland die bekannte Priorität in dieser wissenschaftlichen Richtung geben wird. Die Methodik für die Gestaltung moderner Schaltungen (die auch im Projekt akzeptiert wurde) basiert auf der Transformation von iterativen Schritt-für-Schritt-Schaltungen aus der Beschreibung des Schemas am Anfang (hohe Ebene) und endet mit der Beschreibung der Verbindungen elektronischer Module in der rekonfigurierbaren Umgebung. Die Methodik sollte eine optimale Gestaltung nach den Kriterien gewährleisten (kein Wettbewerb, Leistung, Komplexität u. a.).Die Operationen umfassen die Entwicklung von Modul 1.2.Methoden und Softwareentwicklung:•Dekomposition von Schemen•Minimierung•Signalisierung•für Kartierung und Routing in der rekonfigurierbaren Umgebung3. Bewertung der Designwirksamkeit. Laufzeit des Projekts – 36 MonateKosten aus EFRE-Mitteln – 244 708,10 EUR Beginn der Durchführung der Maßnahmen – 03.01.2017. (German)
    28 November 2021
    0 references
    Inženieru iela 101, Ventspils, LV-3601
    0 references

    Identifiers

    1.1.1.1/16/A/234
    0 references