No label defined (Q84104)

From EU Knowledge Graph
Revision as of 14:29, 14 October 2020 by DG Regio (talk | contribs) (‎Changed label, description and/or aliases in 1 language: remove_english_label)
Jump to navigation Jump to search
Project in Poland financed by DG Regio
Language Label Description Also known as
English
No label defined
Project in Poland financed by DG Regio

    Statements

    0 references
    5,799,779.05 zloty
    0 references
    1,391,946.97 Euro
    13 January 2020
    0 references
    6,700,454.84 zloty
    0 references
    1,608,109.16 Euro
    13 January 2020
    0 references
    86.56 percent
    0 references
    1 November 2017
    0 references
    31 October 2020
    0 references
    POLITECHNIKA WARSZAWSKA
    0 references
    Koncepcja opracowania specjalizowanego mikrokontrolera do precyzyjnej nawigacji satelitarnej jest wyjściem naprzeciw rosnącym potrzebom wielu gałęzi gospodarki światowej, gdzie według szacunkowych danych 6-7% europejskiego PKB zależy od zastosowań nawigacji satelitarnej. Celem Projektu jest opracowanie, wyprodukowanie, zbadanie i zademonstrowanie dwuczęstotliwościowego, jednoukładowego systemu scalonego do precyzyjnej nawigacji satelitarnej GPS/Galileo. System ma być zintegrowany z procesorem aplikacyjnym i ma umożliwiać znaczne zwiększenie dokładności urządzeń mobilnych. Do realizacji projektu powołano konsorcjum, złożone z jednej jednostki naukowej (Politechnika Warszawska) oraz dwóch przedsiębiorców (ChipCraft Sp. z o.o i Inowatronika – Tomasz Radomski). W ramach zrealizowanego w latach 2011-2014 projektu rozwojowego NCBiR NR02-0096-10/2011 pt. „Bloki dwusystemowego, scalonego odbiornika sygnałów nawigacji satelitarnej GALILEO i GPS w technologii nanometrowej CMOS do dokładnego pozycjonowania obiektów przenośnych” Wnioskodawca opracował, wyprodukował i scharakteryzował układy scalone tworzące tzw. chipset. Jest to trzyukładowy kompletny tor analogowy odbiornika nawigacji satelitarnej, który może odbierać sygnały nawigacyjne w dwóch pasmach częstotliwości z obydwu konstelacji Galileo i GPS. Z uwagi na swoje rozmiary i brak pełnej integracji na jednej strukturze krzemowej technologia ta nie wyszła poza obszar demonstracji laboratoryjnych. Miniaturyzacja chipsetu zostanie osiągnięte poprzez opracowanie, przez firmę ChipCraft we współpracy z Politechniką Warszawską oraz firmą Inowatronika, jednoukładowego systemu scalonego NaviSoC. Zostaną tutaj wykorzystane doświadczenia Politechniki Warszawskiej z ww. projektu. Opracowana technologia zostanie zbadana i zademonstrowana w warunkach operacyjnyc (Polish)
    0 references
    The concept of developing a specialised microcontroller for precise satellite navigation is a response to the growing needs of many sectors of the world economy, where, according to estimates, 6-7 % of European GDP depends on satellite navigation applications. The aim of the Project is to develop, produce, examine and demonstrate a two-frequency, single-system integrated system for precise GPS/Galileo navigation. The system is to be integrated into the application processor and is intended to significantly increase the accuracy of mobile devices. A consortium consisting of one scientific unit (Warsaw University of Technology) and two entrepreneurs (ChipCraft Sp. z o.o. and Inowatronika – “Tomasz Radomski”. Within the framework of the NCBiR development project NR02-0096-10/2011 carried out in 2011-2014 „Blocks of a two-system integrated satellite navigation signal receiver GALILEO and GPS in CMOS nanometer technology for precise positioning of portable objects The applicant developed, produced and characterised chipset integrated circuits. It is a three-system complete analog track of a satellite navigation receiver that can receive navigation signals in two frequency bands from both Galileo and GPS constellations. Due to its size and lack of full integration into a single silicon structure, this technology did not go beyond the laboratory demonstration area. Miniaturisation of the chipset will be achieved through the development by ChipCraft in cooperation with the Warsaw University of Technology and the company Inowatronika, a single circuit integrated system NaviSoC. The experience of the Warsaw University of Technology will be used here. Developed technology will be tested and demonstrated in operational conditions (English)
    14 October 2020
    0 references

    Identifiers

    POIR.04.01.04-00-0101/16
    0 references