A miniature, two-frequency single system, for precision satellite navigation GPS/Galileo application integrated with a low power IoT IoT device (Q84104)

From EU Knowledge Graph
Revision as of 10:10, 7 June 2020 by DG Regio (talk | contribs) (‎Changed an Item)
Jump to navigation Jump to search
Project in Poland financed by DG Regio
Language Label Description Also known as
English
A miniature, two-frequency single system, for precision satellite navigation GPS/Galileo application integrated with a low power IoT IoT device
Project in Poland financed by DG Regio

    Statements

    0 references
    5,799,779.05 zloty
    0 references
    1,391,946.9719999998 Euro
    13 January 2020
    0 references
    6,700,454.84 zloty
    0 references
    1,608,109.1616 Euro
    13 January 2020
    0 references
    86.56 percent
    0 references
    1 November 2017
    0 references
    31 October 2020
    0 references
    POLITECHNIKA WARSZAWSKA
    0 references
    Koncepcja opracowania specjalizowanego mikrokontrolera do precyzyjnej nawigacji satelitarnej jest wyjściem naprzeciw rosnącym potrzebom wielu gałęzi gospodarki światowej, gdzie według szacunkowych danych 6-7% europejskiego PKB zależy od zastosowań nawigacji satelitarnej. Celem Projektu jest opracowanie, wyprodukowanie, zbadanie i zademonstrowanie dwuczęstotliwościowego, jednoukładowego systemu scalonego do precyzyjnej nawigacji satelitarnej GPS/Galileo. System ma być zintegrowany z procesorem aplikacyjnym i ma umożliwiać znaczne zwiększenie dokładności urządzeń mobilnych. Do realizacji projektu powołano konsorcjum, złożone z jednej jednostki naukowej (Politechnika Warszawska) oraz dwóch przedsiębiorców (ChipCraft Sp. z o.o i Inowatronika – Tomasz Radomski). W ramach zrealizowanego w latach 2011-2014 projektu rozwojowego NCBiR NR02-0096-10/2011 pt. „Bloki dwusystemowego, scalonego odbiornika sygnałów nawigacji satelitarnej GALILEO i GPS w technologii nanometrowej CMOS do dokładnego pozycjonowania obiektów przenośnych” Wnioskodawca opracował, wyprodukował i scharakteryzował układy scalone tworzące tzw. chipset. Jest to trzyukładowy kompletny tor analogowy odbiornika nawigacji satelitarnej, który może odbierać sygnały nawigacyjne w dwóch pasmach częstotliwości z obydwu konstelacji Galileo i GPS. Z uwagi na swoje rozmiary i brak pełnej integracji na jednej strukturze krzemowej technologia ta nie wyszła poza obszar demonstracji laboratoryjnych. Miniaturyzacja chipsetu zostanie osiągnięte poprzez opracowanie, przez firmę ChipCraft we współpracy z Politechniką Warszawską oraz firmą Inowatronika, jednoukładowego systemu scalonego NaviSoC. Zostaną tutaj wykorzystane doświadczenia Politechniki Warszawskiej z ww. projektu. Opracowana technologia zostanie zbadana i zademonstrowana w warunkach operacyjnyc (Polish)
    0 references
    The concept of the development of a specialised micro-controller for precise satellite navigation is a solution to the growing needs of many sectors of the world economy where, according to estimated data, 6-7 % of European GDP depends on satellite navigation applications.The purpose of the project is to develop, produce, test and demonstrate two-frequency two-frequency unified GPS/Galileo integrated satellite navigation system.The system is designed to be integrated into the application process and is designed to significantly increase the accuracy of mobile devices.The project has been set up by a consortium consisting of one scientific unit (Politechnika Warszawska) and two entrepreneurs (ChipCraft Sp. z o.o. and Inowthronik & ndash;Tomasz Radomski).In the framework of the development of NNCR NR02-0096-10/2011 during the period 2011-2014:& bdnquo; two-systema-band, the integrated receiver of satellite navigation signals GALILEO and GPS at the CMOS technology for the accurate positioning of mobile plants & core;The applicant has developed, produced and characterised integrated circuits in the form of chips.It is a three system master satellite navigation analogue track capable of receiving navigation signals in two frequency bands from both the Galileo and GPS constellations.Given its size and the lack of full integration into a single silicon structure, it has not gone beyond the area of laboratory demonstration.The miniaturisation of the chipset will be achieved by the design, by ChipCraft, in cooperation with the Warsaw University of Technology and by Inowthronik, to a single arrangement for NaviSoC.The experience of the Warsaw University of Technology from the above project will be used here.Technology developed will be tested and demonstrated in operating conditions (English)
    0 references

    Identifiers

    POIR.04.01.04-00-0101/16
    0 references